Synthesis of combinational circuits in FPGAs with embedded memory blocks

Mirosława Nowicka , Danuta Ojrzeńska-Wójter

Abstract

The paper discusses the problem of implementation of combinational circuits in FPGA structures with embedded memory blocks. University software tool is presented, implementing advanced synthesis procedures, that allows decomposition of combinational circuits into M512 and M4K memory blocks. Results of experiments are presented that prove the influence of presented software on the efficiency of FPGA resources utilization.
Author Mirosława Nowicka (FEIT / IT)
Mirosława Nowicka,,
- The Institute of Telecommunications
, Danuta Ojrzeńska-Wójter (FEIT / IT)
Danuta Ojrzeńska-Wójter,,
- The Institute of Telecommunications
Journal seriesCzasopismo Techniczne, ISSN 0011-4561, (B 5 pkt)
Issue year2011
Vol9
No1-I/2011
Pages1-19
Keywords in Polishsynteza logiczna, układy FPGA, dekompozycja szeregowa, dekompozycja równoległa, redukcja argumentów
Keywords in Englishlogic synthesis, FPGA devices, serial decomposition, parallel decomposition, argument reduction
Abstract in PolishArtykuł porusza problem realizacji układów kombinacyjnych w strukturach FPGA z wbudowanymi blo¬kami pamięci ROM. Zaprezentowano system uniwersytecki, implementujący zaawansowane procedury syntezy logicznej, który umożliwia rozkład układów kombinacyjnych na pamięci M512 i M4K. Przed¬stawiono wyniki eksperymentów potwierdzające wpływ zastosowania zaprezentowanego oprogramowa¬nia na efektywność wykorzystania zasobów nowoczesnych struktur FPGA.
URL http://suw.biblos.pk.edu.pl/resources/i4/i6/i4/i8/r4648/NowickaM_SyntezaUkladow.pdf
Languagepl polski
File
NowickaM_SyntezaUkladow.pdf 454.04 KB
Score (nominal)5
Citation count*
Cite
Share Share

Get link to the record


* presented citation count is obtained through Internet information analysis and it is close to the number calculated by the Publish or Perish system.
Back
Confirmation
Are you sure?